Пояснительная записка к курсовому проекту по дисциплине " микропроцессорные системы "




Скачать 316.19 Kb.
НазваниеПояснительная записка к курсовому проекту по дисциплине " микропроцессорные системы "
страница1/2
Дата конвертации23.12.2012
Размер316.19 Kb.
ТипПояснительная записка
  1   2

МИНИСТЕРСТВО ОБРАЗОВАНИЯ РФ


ТУЛЬСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ


КАФЕДРА ЭВМ

ПОЯСНИТЕЛЬНАЯ ЗАПИСКА К КУРСОВОМУ ПРОЕКТУ ПО ДИСЦИПЛИНЕ

" МИКРОПРОЦЕССОРНЫЕ СИСТЕМЫ "

ПРОЕКТИРОВАНИЕ МИКРОПРОЦЕССОРНОЙ СИСТЕМЫ ДЛЯ ИДЕНТИФИКАЦИИ ОБЪЕКТА УПРАВЛЕНИЯ

Автор: _____________________ студент группы 230271 Федькин Д.В. Направление: 552800 "Информатика и вычислительная техника"

Обозначение проекта_______________________________ К2.006.114


Руководитель работы: _____________________________Басалова Г. В.

Работа защищена____________________________оценка___________

Члены комиссии:_____________________________

_____________________________

_____________________________


Тула 2001

СОДЕРЖАНИЕ


Введение_______________________________________________

3

1.Техническое задание____________________________________

5

2. Анализ исходных данных_______________________________

6

3. Определение состава МПС______________________________

7

4. Выбор микропроцессорного комплекта____________________

10

5. Проектирование процессора МПС________________________

12

6. Проектирование процессора памяти______________________

13

7. Проектирование системы ввода/ вывода___________________

16

8. Проектирование системы прерываний_____________________

18

9. Проектирование программного обеспечения МПС__________

19

10. Конструктивное исполнение МПС_______________________

20

11. Оценка основных технических характеристик МПС________

22

Заключение_____________________________________________

24

Библиографический список________________________________

25

Приложение 1___________________________________________

26

Приложение 2___________________________________________

27

Приложение 3___________________________________________

32

Приложение 4___________________________________________

33



ВВЕДЕНИЕ

Курсовой проект предназначен для приобретения практических навыков проектирования несложных микропроцессорных систем специального назначения.

Курсовой проект выполняется с целью закрепления знаний по курсу "Микропроцессорные системы" и развития навыков самостоятельного проектирования микропроцессорных систем, специализированных на конкретный вид информации.

Задачами курсового проекта являются:

• практическое овладение методикой проектирования микропроцессорных БИС;

• анализ вариантов проектных решений;

• синтез функциональной микропроцессорной системы на основе анализа исходных данных и выбранного решения;

• получение навыков разработки аппаратного и программного обеспечения микропроцессорной системы;

• развитие навыков функционально-логического, схемотехнического я конструкторского проектирования- оформления и выпуска конструкторской документации в соответствии-

В курсовом проекте разрабатывается специализированная микропроцессорная система (в дальнейшем МПС), предназначенная для реализации заданного алгоритма обработки входной информации (идентификация объекта) и работающая в реальном времени.

Задачами проектирования такой МПС являются:

• Моделирование источников входной информации, заданного алгоритма и потребителей входной информации;

• Определение параметров элементов МПС по результатам моделирования;

• Выбор варианта построения МПС (однопроцессорная МПС,

двухпроцессорная (с арифметическим сопроцессором -АСР), с каналом прямого доступа к памяти или без него, способная работать в конвейерном режиме или без него, обеспечивающая параллельную обработку информации или нет и т.д.);

• Синтез н разработка функциональных и принципиальных схем МПС;

• Разработка программного обеспечения МПС;

• Расчет параметров МПС;

Разработка конструкции и конструкторской документации проекта (чертежи и пояснительная записка).


1.ТЕХНИЧЕСКОЕ ЗАДАНИЕ

1.Алгоритм обработки входных данных.

Входной сигнал:



Алгоритм нерекурсивной цифровой фильтрации имеет вид:




1. Характеристики входной информации:

- число историков входной информации - 5;

- мин/макс уровень изменения входных сигналов - 1/2.

- минимальная дисперсия измерений х10-4и2 –0 .6;

- максимальная дисперсия скорости изменения сигнала, х10-22с = 5;

2. Требуемые характеристики выходной информации:

- число потребителей выходной информации - 5;

- ограничение на время запаздывания выходной информации относительно входной (tформ), мс - 0,15;

3. Требуемые общие характеристики МПС:

- тип связи с внешней средой -параллельная;

Группа эксплуатации - 1 (стационарные ЭВМ и системы, работающие в отапливаемых наземных и подземных помещениях).


2. АНАЛИЗ ИСХОДНЫХ ДАННЫХ

Разрабатываемая в данном курсовом проекте специализированная микропроцессорная система, реализующая заданный алгоритм обработки входной информации, связана с окружающей средой с помощью источников входной информации и потребителей выходной информации. В качестве потребителей могут служить исполнительные механизмы различных типов (клапаны, задвижки, преобразователи н усилители сигналов н т.п.)

Алгоритм обработки входной информации - алгоритм нерекурсивной цифровой фильтрации имеет вид:




где хi - значения, поступающие через входные источники,

yn- значения, поступающие на потребители информации,

bi - коэффициент фильтрации.


Входной сигнал:



где - дискретная частота.

Коэффициент фильтрации и число К заданы как константы, причем К=8.

Алгоритм обработки входной информации представлен в приложении 1.


3. ОПРЕДЕЛЕНИЕ СОСТАВА МПС

На данном этапе на основе анализа исходных данных определяется состав МПС и структура ее связен с внешней средой.

В одном н том же цикле работы МПС входная информация вводится в МПС и выводится из МПС. Ограничение на цикл определяется временными характеристиками объекта.

Неизбежное в таких случаях запаздывание выходной информации (управляющих воздействий) от входной (состояния объекта) должно быть ограничено величиной, которая также определяется характеристиками объекта. Поэтому выбор параметров элементов МПС производится с учетом таких ограничений [7].

Длительность цикла Те определяется из выражений:

  1. Разрядность АЦП

,

nАЦП=8

2. Округление результата оптимальное



,

,

где h- шаг дискретизации по уровню сигнала.

3. Точность преобразования



4. Время преобразования




5.Длительность цикла




где tn - время преобразования значения сигнала в цифровой код,

m - количество источников входной информации.

Определив ограничение на длительность Тc, можно определить ограничение на длительность такта работы процессора



По алгоритму определяется состав операций, которые должен выполнять процессор. По результатам моделирования определяется состав подсистемы памяти н емкости ее составляющих элементов.

Емкость ОЗУ выбирается из выражения:

,

где- N1 количество ячеек памяти, необходимое для приема и хранения

информации от источников входной информации (N1=45);

N2-для хранения результатов обработки информации перед подачей их в потребитель выходной информации (N3=0);

N3 -дал хранения промежуточных результатов (N3);

N4 -количество ячеек, используемых как рабочее поле для обработки специальной информации (символьной обработки, обработки изображений и т.д.). (N4=0).

Nпр=Nпр+Nмо,

где Nпр - количество ячеек памяти, необходимое для размещения кодов программы, реализующей алгоритм решения задачи (Nnp= 0);

Nмо - для размещения комплекса программ внутреннего программного обеспечения (программы начальной загрузки, трансляции, обработки внешних прерываний оперативной системы и др.) (Nмо =64).



где ml- число источников входной информации (ml=5);

Nlj- количество ячеек памяти, необходимое для хранения входной информации, поступающей от j-ro источника (Nlj =9).



где j- номер внешнего объекта, получающего информацию от МПС;

m2 - количество таких объектов (m2=1)

N2j- количество ячеек памяти для хранения информации, предназначенной j-му объекту (N2j=0).

Емкость ПЗУ:




где Nk - количество команд программы (Nk=82);

Nc- количество констант (Nc=2);

Nсп - количество ячеек памяти для хранения стандартных программ, включая программы обслуживания прерываний (Nсп=450);

nТ - количество ячеек памяти ддя хранения тестов (nТ= 0). Подставив значения в формулы, выберем QRAM=4Кб, QROM=1 Кб.


4. ВЫБОР МИКРОПРОЦЕССОРНОГО КОМПЛЕКТА

При работе над проектом одним из главных вопросов является выбор содержимого аппаратной части будущей МПС.

Для теста был выбран процессор К1810ВМ86, система команд которого используется во многих современных процессорах широкого применения как базовая. На языке ассемблера выбранного процессора была написана подпрограмма обработки данных (Приложение 2). Количество тактов, за которое она исполняется, равно 709. Это число следует сравнить с максимальным количеством тактов для обработки, вычисляемым по формуле:



где tзд - время запаздывания, а tCLK - длительность такта.

Таким образом, максимальное количество тактов превосходит требуемое, следовательно, микропроцессорную систему можно построить на тестируемом процессоре.

Микросхема К1810ВМ86 представляет собой однокристальный 16-бнговый микропроцессор, выполненный по n-МОП- технологии. Схема выпускается в 40-выводном корпусе, синхронизируется однофазными импульсами с частотой 5 МГц от внешнего тактового генератора. Основные операции обработки данных (сложение, вычитание, логические действия) типа регистр-регистр выполняются за три такта, что обеспечивает быстродействие 1,66*107on/c при периоде тактовых импульсов 200 нс. С максимальной быстротой выполняются регистровые пересылки, а также некоторые однооперандные команды (сдвиг на 1 бит, инкремент, декремент, управление флагами).

Микропроцессор К1810 содержит 14 16-разрядных внутренних регистров и образует 16-битную шину данных для связи с внешней памятью и портами ввода/вывода. Шина адреса имеет 20 линий, что позволяет непосредственно адресоваться к памяти емкостью 1 Мб. Пространство памяти разделяется на сегменты по 64 К, причем в любой момент времени микропроцессор может обращаться к ячейкам четырех сегментов, которые программно выбраны в качестве текущих. Сегментация памяти обеспечивает удобный механизм вычисления физических адресов н способствует модульному проектированию ПО, что упрощает программирование и отладку.

Для сокращения количества выводов БИС используется мультиплексирование во времени шин адреса и данных. Чтобы сигналы этих шин использовать в системе, обязательно требуется их разделить с помощью внешних схем, т.е. осуществить демультиплексирование шин.

При выполнении операции ввода/вывода используются 8- или 16-битовые адреса, что обеспечивает доступ микропроцессору к портам. Выполнение команд микропроцессора K18IOBM86 можно представить последовательностью циклов шины (циклов обмена), в течении которых микропроцессор обращается к памяти за командами иди обменивается данными с памятью и внешними устройствами. Каждый цикл шины инициируется устройством шинного интерфейса и содержит четыре обязательных такта Т1-Т4. В такте Т1 выдается адрес на совместную ША/Д в такте Т2 производится коммутация направления передачи, в тактах ТЗ н Т4 - передача данных.


5. ПРОЕКТИРОВАНИЕ ПРОЦЕССОРА МПС

В данном проекте была использована однопроцессорная микроЭВМ с процессором К 1810ВМ86, работающая в минимальном режиме (вход MN/MX=1). Стандартным способом к процессору подключается схема генератора тактовых импульсов К1810ГФ84, которая осуществляет формирование тактовых импульсов (CLK), сигнала сброса (RESET) н сигнала готовности (READY).

При разработке структуры блока центрального процессора данной системы возникли задачи разделения шины адреса/данных, буферирования шины адреса и шины данных, а также формирование системных управляющих сигналов для блоков памяти н устройств ввода/вывода.

Для выделения адреса были использованы два 8-мн битовых регистра-защелки К1810ИР82, которые запоминают состояние сигнала ВНЕ и адресных линий А0-А14, причем процесс записи в регистр фиксируется сигналом ALE.

Для запоминания данных использованы два двунаправленных 8-бятовых шинных формирователя К1810ВА86, которые срабатывают по сигналу DEN от процессора, и направление передачи определяется сигналом DT/R.

Вся задача формирования системных управляющих сигналов заключалась в формировании сигнала М с помощью инвертора, е качестве которого использовалась мнкросхемаК555ЛН1.


6. ПРОЕКТИРОВАНИЕ ПАМЯТИ МПС

При построении подсистемы памяти для микропроцессорной системы на основе К1810ВМ86 следует учитывать то, что требуется разбиение всей памяти на два банка младший и старший, хранящих значения четных и нечетных ячеек памяти, соответственно. Банки подсоединены к младшим (DO-D7) и старшим (D8-D15) линиям шины данных. Для определения адресуемого банка используются сигналы АО и ВНЕ, а для выбора типа адресуемой памяти ОЗУ или ПЗУ используется адресная линия А14 в соответствии с таблицей 6.1.

Таблица 6.1

N


A14


А0


BHE





1


0


0


0


RAM все


2


0


0


1


RAM LO


3


0


1


0


RAM HI


4


1


0


0


ROM все


5


1


0


1


ROM LO


6


1


1


0


ROM HI



Единица на этой линии, означает, что используется ПЗУ. Таким образом, ПЗУ располагается по старшим адресам. Этого требует организация начальной загрузки центрального процессора. Так как при загрузке выборка первой команды осуществляется по адресу, состоящему из одних единиц, кроме младших четырех разрядов.

Для реализации ОЗУ была использована микросхема КР537РУ10, организованная по принципу статической памяти и использующая II адресных линий и 8 линии данных. Для обеспечения требуемых 4 Кб памяти ОЗУ необходимо взять 2 микросхемы.


Кроме ОЗУ используется и ПЗУ, построенное на микросхеме К556РТ5 с организацией 512*8. Они необходимы для хранения программного обеспечения системы в момент отсутствия питания. В ПЗУ хранятся программы, обеспечивающие полноценную работу МПС- Это программа начальной загрузки, инициализация системы, собственно программа вычислений заданной функции, а также другие системные коды.

Исходя из выше изложенного, карта памяти представлена на рисунке 6.1.



Рис. 6.1 "Адресное пространство МПС"

В результате проектирования памяти выполнены допустимые значения на токи нагрузки.

Токи нагрузки для шин адреса н данных (соответственно для КР580ИР82 и КР80ВА86): Iн=32 мА. Следовательно, коэффициент разветвления будет равен:



Таким образом получаем, что Iвх << IН, следовательно, дополнительных буферных схем не требуется.

Рассчитаем задержки поступления сигнала при записи в память. Время задержки поступления сигнала WR на микросхемы ОЗУ:

tздWR=0, так как сигнал идет из МП в память.

Время задержки поступления сигнала СS:

tCSRAM=tздRG+tздDC+tздЛЭ=30+60+20=110 нс,

Время задержки поступления адреса:

tздА=tздRG+tздОЗУ=30+70=100 нс

Рассчитаем задержки поступления сигнала при чтении из памяти.

Время задержки выбора регистра:

TздOE=tздRG=30нс.


7. ПРОЕКТИРОВАНИЕ СИСТЕМЫ ВВОДА/ВЫВОДА МПС

Так как микропроцессорная система не замкнута, следовательно, требуется организация ввода/вывода. Модуль ввода/вывода информация: отвечает за прием входной информации от источника и выдачу результата приемнику. Управление ввода/вывода осуществляется программным способом, при котором производится настройка программируемого порта путем записи в него управляющего слова-

При обмене данными выделяются два узла: источник и приемник информации. При вводе данных в МПС источником информации служат внешнее устройство, а приемником информации является процессор; при выводе данных из МПС источником информации является процессор, а приемником внешнее устройство.

В процессе обмена информацией источник выдает сигнал готовности к передаче. Получив сигнал готовности от источника, приемник выдает данные на шину данных и подтверждает их сигналом строба. Приняв строб приемник считывает данные и сбрасывает сигнал запроса. Источник отвечает на это сбросом сигнала строба. На этом цикл завершается.

Для реализации параллельного порта система ввода/вывода построена на микросхемах программируемого периферийного интерфейса КР580ВВ55. Микросхема ППИ содержит 3 8-битовых порта А, В и С. Причем последний можно использовать как 2 4-битовых порта, но данная возможность в проекте не используется.

Для создания подсистемы ввода-вывода, требуемой в курсовом проекте, использовано 4 микросхемы ППИ, половина из которых запрограммирована на ввод, а оставшиеся на вывод. Программирование ППИ осуществляется с помощью записи управляющего слова.


7 6 5 4 3 2 1 0

1


RAI


RA0


РА


РС1


RB0


РВ


РС0



Рис.5. Формат управляющего слова

Биты управляющего слова расшифровываются следующим образом:

биты 6,5 - управление режимом группы А;

бит 4 - направление передачи для порта А (0-вывод, 1-ввод);

бит 3 - направление передачи для старшей тетрады порта С;

бит 2 - управление режимом группы В;

бит 1 - направление передачи для порта В;

бит 0 - направление передачи для младшей тетрады порта С.

Эта микросхема позволяет организовать различные режимы работы с портами ввода-вывода, но используется только режим 0, который позволяет организовать асинхронный обмен.


8. ПРОЕКТИРОВАНИЕ СИСТЕМЫ ПРЕРЫВАНИЙ

Кроме программируемого периферийного интерфейса, для организации асинхронного обмена используется программируемый контроллер прерываний К1810ВН59А.

Если внешнему устройству требуется поместить данные в разрабатываемую микропроцессорную систему, то он выставляет данные на входах ППИ, а также посылает сигнал запроса прерывания ПКП. Контроллер прерываний программируется таким образом, что он реагирует на запрос по фронту сигнала. После этого ПКП выдает сигнал запроса прерывания ЦП INTR, и в ответ ЦП может выдать сигнал INTA, если прерывания не запрещены, иначе ПКП остается в ждущем режиме.

Прерывания от внешних устройств организуются так, что после обработки текущего запроса приоритеты прерываний сдвигаются, и текущая линия запроса становится наименее приоритетной. Это позволяет повысить пропускную способность системы.


9. ПРОЕКТИРОВАНИЕ ПРОГРАММНОГО ОБЕСПЕЧЕНИЯ МПС

При проектировании микропроцессорной системы использовались операционная среда Borland C++ 3.1, Turbo Assembler 3.1, а также системы автоматизированного проектирования Visio 5-0 и PCAD 4.5.

1. С помощью Borland C++ 3.1 была написала программа моделирования объекта на языке Си. Программа, реализующая заданный алгоритм фильтрации, написана на языке Turbo Assembler 3.1. Это позволило определить и подсчитать количество тактов, необходимых процессору для выработки конечного результата.

  1. Принципиальная схема разрабатывалась с помощью пакета PCAD 4.5.

  2. Функциональная схема МПС, схема размещения элементов, алгоритм фильтрации и временная диаграмма разрабатывались с использованием пакета Visio 5.0.


10. КОНСТРУКТИВНОЕ ИСПОЛНЕНИЕ МПС

Конструктивные параметры данной МПС:

- Тип корпуса - Desktop

- Тип платы Baby-AT 8,57х13,04 дюйма

- Тип монитора - SVGA 15"

- блок питания - 250 Вт, импульсивный

Корпус типа Desktop имеет размеры, мм: 152х533х419, расположение системной платы горизонтальное, количество установочных мест - 12. Размеры платы Baby- AT 8,57х13,04 дюйма. Крепится плата к корпусу системного блока двумя винтами. Для устойчивого положения в корпусе на платах устанавливаются пластмассовые крепления, которые к тому же сигнальные проводники от металлического шасси.

Данная МПС относится к группе 1 - стационарные ЭВМ и системы, работающие в отапливаемых наземных и подземных помещениях.

При разработке конструкции решается задача размещения микросхем, и предусматриваются меры защиты от воздействий климатических и механических факторов, соответствующих группе 1 и ремонтопригодность.

Задача, размещения микросхем решается вручную. Первым элементом в матрице является вилка разъема и размещение начинается с микросхем, имеющих наибольшее количество связей с вилкой разъема.

Тепловой режим обеспечивается средствами естественного воздушного охлаждения, и плата выполнена на металлической основе, рассеивающей тепло. В целях защиты элементов и печатной платы от влаги ТЭЗ покрывается лаком ПФЛ-86.

Ремонтоспособность обеспечивается следующими факторами:

  • наличие контрольных точек для подсоединения измерительной техники при настройке н контроле за работой МПС

  • разработанные с помощью САПР диагностический н проверяющий тесты.

Важное место занимает обеспечение помехоустойчивости при конструировании устройств вычислительной техники. К наиболее эффектным относятся:

- согласование входных и выходных сопротивлений элементов с волновыми сопротивлениями "электрически длинных" линий связи;

- ортогональное расположение линий связи на различных слоях;

- сокращение длины линий связи;

- использование экранных сдоев дня подвода питания или металлических прокладок в качестве шин питания;

- применение экранов.

Дополнительно на системной плате содержаться фильтрующие конденсаторы: 2 электролитических К53-4-15-4.7 и 6 (1 штука - на 5 микросхем) керамических КМ-51-Н90-0.05, устанавливаемые на плате в непосредственной близости от микросхем. Для подачи “1” устанавливаются резисторы. Размещение элементов на системной плате приведено на схеме размещения элементов.


11. ОЦЕНКА ОСНОВНЫХ ТЕХНИЧЕСКИХ ХАРАКТЕРИСТИК МПС

Для объективной оценки качества проекта можно использовать формулу:



где Tф и Тз- фактическое время формирования ответной реакции МПС на изменение входной информации, W - количество интегральных микросхем, составляющих МПС. Q=0,05

Так как Q достаточно мало, то качество проекта можно оценить как хорошее.

По результатам построения принципиальной схемы была вычислена потребляемая мощность МПС:

Наименование


Количество


Потребляемая мощность одной микросхемы, Вт

Потребляемая мощность микросхем, Вт

К1810ВМ86


1


1-7


1.7


К1810ГФ84


1


0.8


0.8


К1810ИР82


2


0.8


1.6


К1810ВА86


2


0.8


1-6


К556РТ5


2


0.2


0.4


КР537РУ10


2


0.37


0.74


КР580ВВ55


4


0.6


2.4


К1810ВН59А


1


0.8


0.8


К555ИД7


2


0.7


1-4


К555ЛИ1


1


0.7


0.7


К555ЛН1


1


0.7


0.7


ИТОГО:








11.04



Основные технические характеристики спроектированной МПС:

• входная разрядность, бит - 3;

• выходная разрядность, бит -8;

• внутренняя разрядность, бит - 16;

• быстродействие (RG-RG), Моп/с: - 1.66;

• объем внутренней памяти, Кбайт: ОЗУ-4, ПЗУ-1;

• объем внешней памяти: - отсутствует;

• максимальная скорость обмена данными, Кбайт/с: - 20.66

т.к.

где n - разрядность принимаемых / передаваемых

данных,

Тф - фактическое время формирования ответной реакции (период времени, с которым выдаются данные разрядностью = n),

1024 - перевод в килобайты.

Тф=709*200нс=0.1418 мс, n=3

• потребляемая мощность, Вт: - 11.04;

• напряжение питания, В (Гц): -58.


  1   2

Добавить в свой блог или на сайт

Похожие:

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconДерюгин А. А., Иванов А. В. Методические указания к курсовому проекту по дисциплине “Микропроцессорные системы”
Методические указания к курсовому проекту по дисциплине “Микропроцессорные системы”. – М.: Изд-во мэи, 2006. – 17 с

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине «Основы конструирования и технологии рэс»

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине «Экономика отрасли»
Государственное образовательное учреждение среднего профессионального образования

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине «Отопление»
Определение сопротивления теплопередаче видов ограждающих конструкций и коэффициентов теплопередачи

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине: «Процессоры для цифровой обработки сигналов»
Вычислительная система цифровой обработки сигналов в реальном времени пояснительная записка

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине: «Процессоры для цифровой обработки сигналов»
Вычислительная система цифровой обработки сигналов в реальном времени пояснительная записка

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине: «Процессоры для цифровой обработки сигналов»
Вычислительная система цифровой обработки сигналов в реальном времени пояснительная записка

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине
Тема: «Разработка технологического процесса восстановления ведущего вала коробки передач автомобиля газ-51»

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине «Контактные сети и линии электропередачи»
Курсовой проект содержит 32 страницы, 14 таблиц, 10 рисунков, 4 источника, 2 приложения

Пояснительная записка к курсовому проекту по дисциплине \" микропроцессорные системы \" iconПояснительная записка к курсовому проекту по дисциплине "Электроника" Содержание
Требуется разработать устройство формирования импульсно-временной кодовой группы со следующими основными характеристиками


Разместите кнопку на своём сайте:
lib.convdocs.org


База данных защищена авторским правом ©lib.convdocs.org 2012
обратиться к администрации
lib.convdocs.org
Главная страница